首页> 外文OA文献 >Simplified topology for integrated circuit buffer behavioural models
【2h】

Simplified topology for integrated circuit buffer behavioural models

机译:集成电路缓冲器行为模型的简化拓扑

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

This paper addresses the behavioural modelling of digital integrated circuit buffers for performance assessment of high-speed data links. A new modelling technique, with several important advantages is described. All the requirements of black-box identification are met: the approach relies exclusively on the observation of the external port voltages and currents, thus allowing the extraction of models that mimic the operation of real devices without insight on their internal structure. Furthermore, unlike the standard algorithms currently used in EDA tools, the method described in this study provides a straightforward solution to modelling the input-output behaviour. Good model performance in overclocking conditions is an important advantage. This study also investigates the possibility of accounting for power-supply voltage variations and provides a simple solution.
机译:本文介绍了用于高速数据链路性能评估的数字集成电路缓冲器的行为建模。描述了一种具有几个重要优点的新建模技术。黑匣子识别的所有要求都得到满足:该方法完全依赖于观察外部端口电压和电流,因此可以提取模拟真实设备操作的模型,而无需了解其内部结构。此外,与EDA工具中目前使用的标准算法不同,本研究中描述的方法提供了一种对输入输出行为进行建模的直接解决方案。在超频条件下良好的模型性能是一个重要的优势。这项研究还研究了解决电源电压变化的可能性,并提供了一种简单的解决方案。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号